400099 In INFO Ratio page du St. Juin 2013

## **AUCUN DOCUMENT**



#### Exercice 1:4 pts

On dispose d'une mémoire principale de 2<sup>16</sup> octets. Le transfert minimal entre la mémoire et le cache est de 8 octets. On utilise un cache direct mapping de 32 lignes.

- 1) Définissez le nombre de champs de l'adresse et la taille de chaque champ.
- 2) Dans quelle ligne se trouvent les mots dont les adresses sont :

0001 0001 0001 1011 1100 0011 0011 0100 1101 0000 0001 1101 1010 1010 1010 1010

- 3) Que range-t-on avec la donnée et pourquoi?
- 4) Quelle est la taille effective du cache?

### Exercice 2 (12pts)

On utilise une machine SIMD de 64 Processeurs Elémentaires (PE) à mémoire distribuée. Chaque processeur possède les registres A,B,C,D,I,R. Une unité de contrôle (ACU) pilote l'ensemble des PE. Et dispose de ses propres registres INX1, INX2, INX3, INX4, INX5. Les PE sont reliés par un réseau de communication.

On dispose des instructions suivantes

Instruction ACU:

MVI INXi ,# move immédiat dans INXi

INC INXi incrément de INXi : INXi <= INXi + 1

JLT INXi, INXj, Label Branchement conditionnel si INXi<INXj goto Label

LT less than GT greater than etc...

MASK Lit masque les PE actifs par un littéral de 64 bits 1 actif 0 inactif

Mask (0) pilote le PE0 Mask (1) pilote le PE1 etc...

#### **Instruction SIMD:**

```
VLOAD r
                  Adressage indirect indexé : r \le ((Di) + (Ii))
(3cycles)
                  r \in \{Ai, Bi, Ci, Ri\}
VMOV r1, r2
                      Transfert registres r1 \le (r2)
                  r1,r2 \in \{Ai,Bi,Ci,Di,Ii,Ri\}
(1cycle)
VMVI r,#
                  move immédiat r <= #
(2cycles)
                  r \in \{Ai,Bi,Ci,Di,Ii,Ri\}
VSTORE r
                      Adressage indirect indexé : (Di) + (Ii) \le (r)
(3cycles)
                  r \in \{Ai,Bi,Ci,Ri\}
VADD r1, r2
                      Addition registres r1 \le (r1) + (r2)
(2cycles)
                  r1,r2 \in \{Ai,Bi,Ci,Di,Ii,Ri\}
VADDI r.#
                      Addition immédiat r \le (r) + \#
                  r \in \{Ai,Bi,Ci,Di,Ii,Ri\}
(3cycles)
                      left cyclic Ri-s \leq (Ri) avec s = 2<sup>d</sup> et d = (r)
LCYCLE r
(3cycles)
```

Soit trois vecteurs A, B, C de 640 éléments rangés dans les mémoires locales de chaque PE.

1) Dessinez les 3 rangements de A, B et C dans les mémoires distribuées En bloc, en cyclique et par bloc de taille 2 (cycliquement des blocs de taille 2)

Donnez le code assembleur pour les codes suivants pour chacun des **trois** rangements, pour faciliter l'écriture des 9 codes les parties communes pourront être reprises une fois définie, par un carré englobant dans le codes suivants (en couleur)

- 2) For I = 0 to 639 step 2 A(I) = B(I) + C(I) I de 0 a 639 avec pas de 2
- 3) For I = 0 to 639 step 3 A(I) = B(I) + C(I)
- 4) For I = 0 to 63 S = S + A(I) dimension de A de 64 éléments S dans registre Ai

## M<sub>1</sub> AE

# Exercice 3 (4 points) Voici un code VHDL

```
library IEEE;
                                                      state_reg: process(clk, reset)
use IEEE.STD_LOGIC_1164.ALL;
                                                     begin
use IEEE.std_logic_unsigned.all;
                                                        if (clk'event and clk='1') then
use IEEE.std logic_arith.all;
                                                           if (reset='1') then
use IEEE.numeric_std.all;
                                                              current_statew <= idle;</pre>
entity IP_Xxx is
                                                              current_statew <= next_state;</pre>
GENERIC (Mycode : std_logic_vector(10 downto 0));
                                                           end if;
Port (
                                                        end if;
     Tin : in STD_LOGIC_VECTOR (31 downto 0);
                                                      end process;
     IPcode : in STD_LOGIC_VECTOR (10 downto 0);
     clk : in STD_LOGIC;
                                                      comb_logic: process( Ipcode,cptr_next)
     reset: in STD_LOGIC;
     IPdone : out STD_LOGIC);
                                                        case current_statew is
end IP_Xxx;
                                                           when idle =>
                                                              if Ipcode = Mycode then
architecture FSM of IP_xxx is
                                                                 rst<='1';
signal rst, IPd : std_logic;
                                                                next_state <= starting;</pre>
signal cptr_d, cptr_next : std_logic_vector (31
                                                              else
downto 0);
                                                                rst <='0';
type state_type is (idle, starting, finish,
                                                                next_state <= idle;</pre>
fetch_next, Decode_next);
                                                              end if;
signal next_state, current_statew: state_type;
                                                              IPd <= '0';
                                                           when starting =>
COMPONENT reg1
                                                              rst<='0';
 PORT( load : IN std_logic;
                                                              if cptr_d= x"00000000" then
        d : IN std_logic_vector(31 downto 0);
                                                                next_state <= finish;</pre>
        clr ,clk: IN std_logic;
        q : OUT std_logic_vector(31 downto 0));
                                                                next_state <= starting;</pre>
 END COMPONENT:
                                                              end if:
begin
                                                           when finish =>
                                                              IPd <= '1';
Xxx_reg : reg1
  port map (
                                                              next state<= fetch next:
     d(31 downto 0) => cptr_d,
                                                           when fetch_next =>
     load => '1',
                                                              IPd <= '0';
     clk => clk,
                                                              next state<= Decode next:
     clr => reset,
                                                           when Decode_next =>
     q(31 downto 0) => cptr_next );
                                                             next_state<= idle;
                                                           when others =>
cptr_d <= Tin - 3 when rst='1' else cptr_next-1;</pre>
                                                              next_state <= idle;</pre>
IPdone <= IPd;</pre>
                                                        end case:
                                                      end process;
```

1)Décrire le comportement (un automate avec input et output) de la FSM représentée par les deux process state reg et comb logic

end FSM;

- 2)En supposant que Tin vaut x "0000000F" quelle sera la valeur rangée dans le registre Xxx\_reg et à quel moment ?
- 3) A quel moment le signal IPdone est-il égal à '1'? Que réalise cet IP?
- 4)On propose d'attribuer la valeur "0000001111" à cet IP. Donnez les deux codes des instructions HoMade sur 16 bits.
- Avec la valeur de sommet de pile qui sert de Tin et qui est dépilée par l'instruction
- Idem mais sans dépiler la valeur sur la pile